Speakers
Description
Nel contesto dell’upgrade di ATLAS, il sistema di Level‑1 Muon Barrel Trigger verrà sostituito dal nuovo Level‑0 Muon Barrel Trigger, che richiede l’introduzione di nuove stazioni di Resistive Plate Chambers (RPC) e la sostituzione dell’elettronica di trigger e di readout. Le schede Data Collector and Transmitter (DCT), installate on‑detector, raccoglieranno i dati di hit dalle RPC e li trasmetteranno alle schede Sector Logic (SL), collocate off‑detector, mediante un collegamento seriale ottico basato sul chipset low‑power GigaBit Transceiver (lpGBT), progettato per operare in ambienti ad alta radiazione.
Il contributo descrive lo sviluppo del lato off‑detector del link seriale lpGBT. Poiché l’ambiente della sala di servizio sotterranea USA15 consente l’utilizzo di elettronica commerciale, il collegamento è stato realizzato impiegando core trasmettitori-ricevitori (transceivers GTX) disponibili in FPGA AMD Xilinx Kintex‑7, mentre l’ASIC lpGBT si trova sulle schede DCT nella caverna sperimentale. Nello sviluppo della connessione lpGBT-FPGA, particolare attenzione è stata dedicata alla realizzazione di un link a latenza fissa, requisito fondamentale nei sistemi di trigger per preservare le informazioni temporali associate univocamente ai dati trasferiti. A tale scopo, è stata progettata una specifica logica di allineamento dei pacchetti, implementata interamente nella FPGA, che configura opportunamente la logica interna del transceiver GTX utilizzato per realizzare il link seriale. Il collegamento è stato descritto interamente in VHDL e testato sia tramite un core lpGBT‑emulator sia con l’ASIC lpGBT reale, verificando il corretto funzionamento e la ripetibilità della latenza. I test effettuati in laboratorio e nella caverna sperimentale di ATLAS hanno confermato la correttezza della soluzione proposta, che rappresenta un contributo concreto allo sviluppo dell’elettronica di trigger per l’upgrade di Fase II dell’esperimento ATLAS.