# Portability, Efficiency and Maintainability: the case of OpenACC

E. Calore, S.F. Schifano, R. Tripiccione

#### Enrico Calore

#### University of Ferrara and INFN-Ferrara, Italy

#### Laboratori Nazionali di Frascati 28th May 2015

イロト イポト イモト イモト

# The D2Q37 Lattice Boltzmann Model

- Lattice Boltzmann method (LBM) is a class of computational fluid dynamics (CFD) methods
- simulation of synthetic dynamics described by the discrete Boltzmann equation, instead of the Navier-Stokes equations
- a set of virtual particles called populations arranged at edges of a discrete and regular grid
- interacting by propagation and collision reproduce after appropriate averaging – the dynamics of fluids
- D2Q37 is a D2 model with 37 components of velocity (populations)
- suitable to study behaviour of compressible gas and fluids optionally in presence of combustion<sup>1</sup> effects
- correct treatment of *Navier-Stokes*, heat transport and perfect-gas  $(P = \rho T)$  equations

<sup>1</sup>chemical reactions turning cold-mixture of reactants into hot-mixture of burnt product.

# Computational Scheme of LBM



#### Embarassing parallelism

All sites can be processed in parallel applying in sequence propagate and collide.

#### Challenge

Design an efficient implementation to exploit a large fraction of available peak performance.

E. Calore (INFN of Ferrara)

Portability Efficiency Maintainability

# D2Q37: propagation scheme





< □ > < 同 > < 回 > < 回

- require to access neighbours cells at distance 1,2, and 3,
- generate memory-accesses with **sparse** addressing patterns.

# D2Q37: boundary-conditions

- we simulate a 2D lattice with period-boundaries along x-direction
- at the top and the bottom boundary conditions are enforced:
  - ► to adjust some values at sites y = 0...2 and  $y = N_y 3...N_y 1$
  - e.g. set vertical velocity to zero



< ロ > < 同 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ >

This step (bc) is computed before the collision step.

- collision is computed at each lattice-cell
- computational intensive: for the D2Q37 model requires  $\approx$  7600 DP operations
- completely local: arithmetic operations require only the populations associate to the site

< ロ > < 同 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ >

# Code implementations



E. Calore (INFN of Ferrara)

Portability Efficiency Maintainabilit

LNF, 28th May 2015 7 / 22

# Code implementations



E. Calore (INFN of Ferrara)

Portability Efficiency Maintainabilit

э

イロン イロン イヨン イヨン

## Towards an hardware independent code

- OpenCL
  - Framework for writing programs that execute across heterogeneous platforms (CPUs, GPUs, MICs, FPGAs, etc.)
  - Open standard developed by the not-for-profit Khronos group, supported by Apple, Intel, AMD, (NVIDIA), etc.
  - Apparently NVIDIA do not support it anymore
- OpenACC
  - Directive based programming standard for heterogeneous parallel computing
  - Developed by Cray, CAPS, Nvidia and PGI
  - At the moment it addresses only NVIDIA GPUs and some AMD GPUs

Independence may have costs in terms of complexity and performance

< ロ > < 同 > < 回 > < 回 >

## Towards an hardware independent code

- OpenCL
  - Framework for writing programs that execute across heterogeneous platforms (CPUs, GPUs, MICs, FPGAs, etc.)
  - Open standard developed by the not-for-profit Khronos group, supported by Apple, Intel, AMD, (NVIDIA), etc.
  - Apparently NVIDIA do not support it anymore
- OpenACC
  - Directive based programming standard for heterogeneous parallel computing
  - Developed by Cray, CAPS, Nvidia and PGI
  - At the moment it addresses only NVIDIA GPUs and some AMD GPUs

Independence may have costs in terms of complexity and performance

< ロ > < 同 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ >

# Memory layout for LB : AoS vs SoA

**AoS**: corresponding populations of different sites are interleaved, causing strided memory-access and leading to coalescing issues.



**SoA**: corresponding populations of different sites are allocated at contiguous memory addresses, enabling coalescing of accesses, and making use of full memory bandwidth.



## AoS vs SoA CUDA



E. Calore (INFN of Ferrara)

Portability Efficiency Maintainability

LNF, 28th May 2015 11 / 22

э

イロト イポト イヨト イヨト

## AoS vs SoA OpenACC



LNF, 28th May 2015 12 / 22

э

イロト イポト イヨト イヨト

## OpenCL/"CUDA" example

Propagate device function:

```
kernel void propagate( global const data t* prv, global data t* nxt) {
int ix.
              // Work—item index along the X dimension.
               // Work-item index along the Y dimension.
   iy.
   site i; // Index of current site.
// Sets the work-item indices (Y is used as the fastest dimension).
ix = (int) get global id(1);
iv = (int) get global id(0):
site i = (HX+3+ix)*NY + (HY+iy);
nxt
     site_i] = prv[ site_i - 3*NY + 1];
nxt[ NX*NY + site i] = prv[ NX*NY + site i - 3*NY
nxt[2*NX*NY + site i] = prv[2*NX*NY + site i - 3*NY - 1]:
nxt[3*NX*NY + site i] = prv[3*NX*NY + site i - 2*NY + 2];
nxt[ 4*NX*NY + site i] = prv[ 4*NX*NY + site i - 2*NY + 1];
nxt[ 5*NX*NY + site_i] = prv[ 5*NX*NY + site_i - 2*NY
nxt[6*NX*NY + site_i] = prv[6*NX*NY + site_i - 2*NY - 1];
```

イロト 不得 トイヨト イヨト ニヨー のくや

# OpenACC example

#### Propagate function:

```
inline void propagate(const data t* restrict prv, data t* restrict nxt ) {
 int ix, iy, site_i;
 #pragma acc kernels present(prv) present(nxt)
  #pragma acc loop gang independent
  for ( ix=HX; ix < (HX+SIZEX); ix++) {</pre>
    #pragma acc loop vector independent
    for ( iv=HY: iv<(HY+SIZEY): iv++) {</pre>
      site i = (ix*NY) + iy;
     nxt
                   site_i] = prv[
                                              site i - 3*NY + 1]:
     nxt[ NX*NY + site i] = prv[ NX*NY + site i - 3*NY
     nxt[2*NX*NY + site i] = prv[2*NX*NY + site i - 3*NY - 1];
     nxt[3*NX*NY + site i] = prv[3*NX*NY + site i - 2*NY + 2]:
     nxt[4*NX*NY + site i] = prv[4*NX*NY + site i - 2*NY + 1];
     nxt[5*NX*NY + site i] = prv[5*NX*NY + site i - 2*NY]
     nxt[ 6*NX*NY + site_i] = prv[ 6*NX*NY + site i - 2*NY - 1];
```

-

イロト 不得 トイヨト イヨト

# Intel directives example (CPU / MIC)

Propagate function:

```
inline void propagate(const data_t* restrict prv, data_t* restrict nxt ) {
    int ix, iy, site_i;
    for ( ix = XMIN; ix < stopx; ix++ ) {
        #pragma vector nontemporal
        for( iy = YMIN; iy < YMAX; iy++ ) {
        site_i = (ix*NY) + iy;
        nxt[ site_i] = prv[ site_i - 3*NY + 1];
        nxt[ NX*NY + site_i] = prv[ NX*NY + site_i - 3*NY ];
        nxt[ 2*NX*NY + site_i] = prv[ 2*NX*NY + site_i - 3*NY + 1];
        nxt[ 3*NX*NY + site_i] = prv[ 4*NX*NY + site_i - 2*NY + 2];
        nxt[ 4*NX*NY + site_i] = prv[ 4*NX*NY + site_i - 2*NY + 1];
        nxt[ 5*NX*NY + site_i] = prv[ 6*NX*NY + site_i - 2*NY + 1];
        nxt[ 6*NX*NY + site_i] = prv[ 6*NX*NY + site_i - 2*NY - 1];
        ...
</pre>
```

э.

イロト イポト イヨト イヨト

# Performance portability

|                                                   | Tesla K40 |        |       | Xeon-Phi 7120 | E5-2699-v3 |        |  |  |  |  |  |  |
|---------------------------------------------------|-----------|--------|-------|---------------|------------|--------|--|--|--|--|--|--|
| Code Version                                      | CUDA      | OCL    | OACC  | OCL           | 1CPU C     | 2CPU C |  |  |  |  |  |  |
| $\mathcal{T}_{Pbc+Prop}$ [msec] $\mathcal{E}_{p}$ | 13.78     | 15.80  | 13.91 | 30.46         | 120.71     | 61.40  |  |  |  |  |  |  |
|                                                   | 59%       | 51%    | 58%   | 22%           | 29%        | 28%    |  |  |  |  |  |  |
| T <sub>Bc</sub> [msec]                            | 4.42      | 6.41   | 2.76  | 3.20          | 1.62       | 0.80   |  |  |  |  |  |  |
| $\mathcal{T}_{Collide}$ [msec] $\mathcal{E}_{c}$  | 39.86     | 136.93 | 78.65 | 72.79         | 136.24     | 67.95  |  |  |  |  |  |  |
|                                                   | 45%       | 13%    | 23%   | 34%           | 34%        | 34%    |  |  |  |  |  |  |
| <i>T</i> <sub>WC</sub> /iter [msec]               | 58.07     | 159.14 | 96.57 | 106.45        | 259.79     | 131.88 |  |  |  |  |  |  |
| MLUPS                                             | 68        | 25     | 41    | 37            | 15         | 30     |  |  |  |  |  |  |

Table: Performance comparison between NVIDIA K40 GPU, Intel Xeon-Phi 7120, single and dual Intel multi-core CPUs (Haswell-v3 micro architecture); the lattice size is  $1920 \times 2048$  points.

< ロ > < 同 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ >

# Multi-GPU implementation using MPI



Propagate can not start before halo exchange is completed...

...on sites which are near to the halos!

< □ > < 同 > < 回 > < 回

# Multi-GPU implementation using MPI



Propagate can not start before halo exchange is completed...

#### ... on sites which are near to the halos!

| E. Calore (INFN of Ferrara) Portability Efficiency Maintainability |     |  |     |   | L | N | F, | 28 | th | Ma | ay | 201 | 5 |   | 17 | /2  | 2 |
|--------------------------------------------------------------------|-----|--|-----|---|---|---|----|----|----|----|----|-----|---|---|----|-----|---|
|                                                                    | < □ |  | < d | ð | • |   | ¢  | E  | Þ  | •  | Þ  | Þ   |   | Ð | 4  | ) Q | C |

## Overlapping communications with Bulk processing

```
// processing of bulk
propagateBulk( f2, f1 ); // async execution on queue (1)
bcBulk( f2, f1 ); // async execution on gueue (1)
collideInBulk( f2, f1 ); // async execution on queue (1)
#pragma acc host data use device(f2) {
  for ( pp = 0; pp < 37; pp++ ) {
    MPI_Sendrecv ( &(f2[...]), 3*NY, ... );
    MPI Sendrecy ( &(f2[...]), 3*NY, ... ):
  } }
// processing of the three leftmost columns
propagateL( f2, f1 ); // async execution on queue (2)
bcL(f2, f1); // async execution on queue (2)
collideL(f1, f2); // async execution on queue (2)
// processing of the three rightmost columns
propagateR( f2, f1 ); // async execution on queue (3)
bcR(f2, f1); // async execution on queue (3)
collideR( f1, f2 ); // async execution on queue (3)
```

# Overlapping communications with Bulk processing

```
// processing of bulk
propagateBulk( f2, f1 ); // async execution on gueue (1)
bcBulk( f2, f1 ); // async execution on queue (1)
collideInBulk( f2, f1 ); // async execution on queue (1)
#pragma acc host data use device(f2) {
  for (pp = 0; pp < 37; pp++) {
   MPI_Sendrecv ( &(f2[...]), 3*NY, ... );
   MPI_Sendrecv ( &(f2[...]), 3*NY, ... );
// processing of the three leftmost columns
propagateL( f2, f1 ); // async execution on queue (2)
bcL( f2, f1 ); // async execution on queue (2)
collideL( f1, f2 ); // async execution on queue (2)
// processing of the three rightmost columns
propagateR( f2, f1 ); // async execution on queue (3)
bcR(f2, f1); // async execution on queue (3)
collideR( f1, f2 ): // async execution on queue (3)
```



# Scalability Model



We model the execution time of the whole program as  $T \approx \max\{T_a, T_b\}$ 

$$T_a = T_{\text{bulk}} + T_{\text{borderL}} + T_{\text{borderR}}$$
,  $T_b = T_{\text{MPI}} + T_{\text{borderL}} + T_{\text{borderR}}$ 

< □ > < 同 > < 回 > < 回

## Scalability Model to predict Strong Scaling

Assumption: bulk processing is proportional to  $(L_x \times L_y)$ ; boundary conditions scale as  $L_x$ ; communication and borders processing scales as  $L_y$ ; so, on *n* GPUs:

$$T(L_x, L_y, n) = \max\left\{\alpha \frac{L_x}{n} L_y + \beta \frac{L_x}{n}, \quad \gamma L_y\right\} + \delta L_y$$



< A > < A > >

# Conclusion

#### OpenACC

- grants code portability (at the moment across NVIDIA and AMD GPUs)
- permits good code maintainability, thanks to minimal code modification wrt plain C version
- provides good performance portability
- allows for easy multi-node / multi-accelerator implementation
- will be probably incorporated in the OpenMP standard in the future

< ロ > < 同 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < 回 > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ > < □ >

#### Thanks for Your attention

2

イロト イヨト イヨト イヨト